Autor Wiadomość
px941934
PostWysłany: Pią 12:20, 03 Gru 2010    Temat postu: moncler outlet 基于FPGA的DDS&a

基于FPGA的DDS信号源设计
正弦波形表,频率控制字的位宽取4位。根据式(5)可知,moncler outlet,在最高频率处(M=15),每个周期波形有4次采样,可以唯一地恢复出此频率的模拟信号。图2VItDL程序的实体结构第33卷第9期史小波,等:基于FPGA的DDS信号源设计·基本电子电路·3软件仿真图3是该程序在QuartusII中的仿真结果,图中频率控制字Tw=0100(即M=4),可以看出,此时一个周期由l6个点组成。图3QuartusII的仿真波形4注意事项在实际设计中,可根据具体要求在示例程序的基础上进行扩展。为了提高波形的精度,tory burch shoes,Ⅳ值应该比较大,即波形ROM中存储的点数较多,这在数字系统中是很容易实现的。另一方面,为了提高频率分辨率,实现大范围的频率变化,频率控制字的位数、相位累加器的位数也比较大。波形ROM中存储的点数、相位累加器的位数都与D/A转换器的性能有关。在确定具体参数时应根据相位分辨率不低于幅度分辨率的原则来考虑。设D/A转换器的数据位数为K,则波形ROM中数据的位数也是K,幅度的分辨率则为2/2;而相位的分辨率是2,rr/2,则有:22,,rr≤222可得:N=K+2。不难看出,由于地址位宽大于数据位宽,ghd glätteisen,波形ROM中会有一些相邻的幅度值是重复的,但为了能分辨出波形斜率最大处的幅度变化,还是应该按上述原则来设计。经过D/A转换器输出的是阶梯状的波形,除了主频外,还包含谐波分量…。因此,为了取出主频,还需在D/A转换器的输出端设置一个截止频率为,/2的低通滤波器。5结束语采用FPGA器件、用VHDL进行设计是一种高效和便捷的方法,而且可以很方便地进行功能扩展,用这种模式可以实现几乎所有的数字系统。参考文献[1]潘松,等.现代DSP技术[M].西安:西安电子科技大学出版社,2003.[2]史小波,等.集成电路设计VHDL教程[M].北京:清华大学出版社。2005.[3]潘松,等.EDA技术实用教程[M].北京:科学出版社,2OO2.史小波(1966-),男,副教授,主要研究方向为电子技术。ImplementationofaDDSSignalSourceBasedonFPGASHIXiaobo,WANGYinghai(SuzhouIndustrialParkInstituteofVocationalTechnology,Suzhou215021,China)Abstract:ThepaperintroducesdesignproceduresofDDSsignalsourcebasedonFPGAcomponent,andintroducestheprincipleandtheconstitutionofDDSsignalsource,tory burch flats,andgivesaVHDLsourcecodewhichhavebeenvalidatedandtheitemswhichshouldpayattentiontoindesignprocess.Adoptinghardwaredescribelan―guagetodesigndigitalsystemonFPGAcomponent,puma schuhe,canfacilitatethedesigningprocessandimprovethedesignefficiencygreatly.Keywords:DDSsignalsource;FPGA;VHDL缓箕蛙莲懿茧g美鐾毒簋蛙篓簋鐾撼蛙簋蛙缓鲨澎美些趣鸯堂鐾篓黛釜善当馥叠冀箕篓芸≤蒜!璧≤:蒜兰芸欢迎刊登广告编辑部电话:025.83772729传真:025.83716482·45·
More articles related to topics:


MBT Schuhe 基于嵌入式ARM的LCD图像显示系统设计_845

p90x workout schedule 软交换与GSM网中七号信令系统

tory burch outlet 计算机实时控制系统软件故障的监测

Powered by phpBB © 2001, 2005 phpBB Group